物聯傳媒 旗下網站
登錄 注冊
頻率合成
  • 現代通信技術、雷達技術、電子測量以及一些光電應用領域都要求高精度、高穩定度、高分辨率的射頻正弦波信號。有別于傳統的模擬射頻振蕩器方式,直接數字頻率合成器DDS(Direct Digital Synthesizer)有著顯著的優點:頻率穩定度高、頻率精度高、易于控制。
  • 介紹了射頻識別系統以及其中本振部分的作用。在分析了DDS(直接數字頻率合成)原理和特點的基礎上,對于超高頻RFID系統的射頻本振部分提出了設計方案。選用的芯片為ADF4360-3和AD9832,實驗證明達到了預期效果。
  • 針對超高頻(UHF)讀卡器在實際應用中容易出現盲區而無法順利讀取標簽的情況,提出了應用于UHF讀寫器的數字跳頻技術方案。通過上位機軟件發送數字跳頻參數給FPGA,FPGA根據得到的參數對集成鎖相環芯片Si4133、功率放大器RF2173及外設進行配置,得到數字跳頻的栽波信號。測試結果證明,該方案應用于UHF讀卡器項目中,能順利讀到標簽。
  • 為了測試電子設備的抗干擾能力,設計了一種射頻信號干擾器,可用于產生406 0~406.1 MHz范圍內的隨機干擾、點頻干擾和掃頻干擾信號。設計采用了直接數字頻率合成(DDS)技術,通過單片機對DDS芯片的控制,可靈活產生需要的干擾頻率。
  • 1971年,美國學者J.Tierney等人撰寫的“A Digital Frequency Synthesizer”-文首次提出了以全數字技術,從相位概念出發直接合成所需波形的一種新給成原理。限于當時的技術和器件產,它的性牟指標尚不能與已有的技術盯比,故未受到重視。
  • 一般來說,整個無線通信IC依功能可以分成三部分:首先為負責接收/發送射頻信號的射頻IC(Radio Frequency IC),此部分屬于射頻前端,為純粹的模擬電路設計;其次為負責二次升/降頻與調制/解調功能的中頻電路(IF IC),以及與鎖相回路(PLL)、頻率合成器(Synthesizer)等組件,目前此段多屬于模擬/數字的混和模式(mixed mode)的電路;最后則是負責A/D、D/A、信號處理器及CPU等純數字部分的基頻IC(Baseband IC)。